LCMXO1200C-4TN144C FPGA – In het veld programmeerbare gate-array 1200 LUT's 113 IO 1.8 /2.5/3.3V -4 Spd
♠ Productbeschrijving
Productkenmerk | Attribuutwaarde |
Fabrikant: | rooster |
Product categorie: | FPGA - Veld-programmeerbare poortarray |
RoHS: | Details |
Serie: | LCMXO1200C |
Aantal logische elementen: | 1200LE |
Aantal I/O's: | 113 I/O |
Voedingsspanning - Min: | 1,71 V |
Voedingsspanning - Max: | 3.465 V |
Minimale bedrijfstemperatuur: | 0 C |
Maximale bedrijfstemperatuur: | + 85 C |
Datasnelheid: | - |
Aantal zendontvangers: | - |
Montagestijl: | SMD/SMT |
Pakket/Geval: | TQFP-144 |
verpakking: | Dienblad |
Merk: | rooster |
Gedistribueerd RAM: | 6,4 kbit |
Ingebed blok-RAM - EBR: | 9,2 kbit |
Hoogte: | 1,4 mm |
Lengte: | 20mm |
Maximale werkfrequentie: | 550 MHz |
Vochtgevoelig: | Ja |
Aantal logische matrixblokken - LAB's: | 150 LAB |
Werkende leveringsstroom: | 21mA |
Bedrijfsvoedingsspanning: | 1,8 V/2,5 V/3,3 V |
Product type: | FPGA - Veld-programmeerbare poortarray |
Hoeveelheid fabriekspakket: | 60 |
Subcategorie: | Programmeerbare logische IC's |
Totaal geheugen: | 15,6 kbit |
Breedte: | 20mm |
Gewichtseenheid: | 1.319 gr |
Niet-vluchtig, oneindig herconfigureerbaar
• Instant-on – start op in microseconden
• Enkele chip, geen extern configuratiegeheugen nodig
• Uitstekende ontwerpbeveiliging, geen bitstream om te onderscheppen
• Herconfigureer op SRAM gebaseerde logica in milliseconden
• SRAM en niet-vluchtig geheugen programmeerbaar via JTAG-poort
• Ondersteunt achtergrondprogrammering van niet-vluchtig geheugen
Slaapstand
• Maakt tot 100x statische stroomreductie mogelijk
TransFR™ herconfiguratie (TFR)
• Logische update in het veld terwijl het systeem in werking is
Hoge I/O naar logische dichtheid
• 256 tot 2280 LUT4's
• 73 tot 271 I/O's met uitgebreide pakketopties
• Dichtheidsmigratie ondersteund
• Loodvrije/RoHS-conforme verpakking
Ingebed en gedistribueerd geheugen
• Tot 27,6 Kbit sysMEM™ Embedded Block RAM
• Tot 7,7 Kbit gedistribueerd RAM
• Speciale FIFO-besturingslogica
Flexibele I/O-buffer
• Programmeerbare sysIO™-buffer ondersteunt een groot aantal interfaces:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PGB
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLL's
• Maximaal twee analoge PLL's per apparaat
• Klokvermenigvuldigen, delen en faseverschuiving
Ondersteuning op systeemniveau
• IEEE-standaard 1149.1 grensscan
• Ingebouwde oscillator
• Apparaten werken met 3.3V, 2.5V, 1.8V of 1.2V voeding
• IEEE 1532-compatibele in-systeemprogrammering